文章摘要
引用本文:陈冬英,郭里婷,苏凯雄,吴林煌.中国调频频段数字音频广播标准的LDPC编码器设计[J].福州大学学报(自然科学版),2015,43(6):772~777
中国调频频段数字音频广播标准的LDPC编码器设计
Design of LDPC encoder based on frequency modulation-China digital radio
  
DOI:10.7631/issn.1000-2243.2015.06.0772
中文关键词: 中国调频频段数字音频广播  低密度奇偶校验码  编码器  FPGA平台
英文关键词: frequency modulation-China digital radio  low-density parity-check  encoder  field-programmable gate array platform
基金项目:
作者单位
陈冬英 福州大学物理与信息工程学院福建 福州 350116 
郭里婷 福州大学物理与信息工程学院福建 福州 350116 
苏凯雄 福州大学物理与信息工程学院福建 福州 350116 
吴林煌 福州大学物理与信息工程学院福建 福州 350116 
摘要点击次数: 375
全文下载次数: 367
中文摘要:
      根据2013年颁布的中国数字音频广播(CDR)中LDPC码的校验矩阵结构特点,提出一种基于生成矩阵的编码方法. 该方法将生成矩阵转化为块准循环结构,并行化处理编码算法的行与列操作;采用存储器调用的控制策略,实现CDR标准中四种码率编码,提高了硬件资源的利用率. 在Xilinx 公司的FPGA平台上进行该编码器的设计,联合ModelSim和Matlab软件进行验证. 结果表明,该设计方法具有资源占用较少、功耗低、编码准确率高等特点,其吞吐量约为400 Mbit,达到了CDR标准的LDPC编码要求.
英文摘要:
      According to the structure of LDPC code in frequency modulation-China digital radio(CDR),which was promulgated in 2013,a new architecture of generator matrix LDPC coder is proposed. The LDPC code parity matrix structure is exploited to parallelize the row and column encoding operations. An appropriate method is used to control memories,which can reuse memories for different code rates,and improve the utilization of hardware resources. We have implemented the LDPC encoder on Xilinx FPGA. Combining the ModelSim with Matlab simulation results show that the design method has fewer resources consumption,low power,high accuracy rate encoding,and achieves encoding throughput of 400 Mbit.It meets with the requirements of CDR.
查看全文   查看/发表评论  下载PDF阅读器
关闭